ISSN | 2237-9045 |
---|---|
Instituição | Universidade Federal de Viçosa |
Nível | Graduação |
Modalidade | Pesquisa |
Área de conhecimento | Ciências Exatas e Tecnológicas |
Área temática | Engenharia Elétrica |
Setor | Departamento de Engenharia Elétrica |
Bolsa | PIBIC/CNPq |
Conclusão de bolsa | Sim |
Apoio financeiro | CNPq |
Primeiro autor | Yan Moura Lima |
Orientador | KETIA SOARES MOREIRA |
Título | Análise de circuitos de comunicação em circuitos programáveis |
Resumo | Baseando-se no fato de que os FPGAs(Field-Programmable Gate Arrays ) fornecem transmissão de dados de forma paralela, velocidade temporizada por hardware, alta confiabilidade e, devido a sua grande aplicação industrial como em sistemas de telecomunicações, o projeto tem como objetivo o estudo de circuitos digitais utilizando uma placa FPGA. Foram realizados dez experimentos desenvolvidos em linguagem VHDL (Very High Speed Integrated Circuit) a partir do software Quartus II (versão 13.0) da Altera e foi utilizado o FPGA de modelo EP2C5T144CN da família Cyclone II para execução prática. Foi elaborado um material didático contendo os roteiros de cada experimento e instruções básicas de como utilizar o simulador Quartus II (versão 13.0). Detalhou-se desde o processo de criação dos programas até o processo de gravação deste na placa FPGA. Cada roteiro foi dividido nos seguintes tópicos: Material Utilizado, Objetivo, Parte Teórica, Parte Prática, Orientações e Conclusão. Por exemplo, no experimento “Porta OR”, utilizou-se os seguintes materiais: um voltímetro, um resistor de 220 ohms, um LED e o KIT FPGA EEO2-SOQ que teve como objetivo verificar o funcionamento duma porta lógica OR através de um circuito com LED. Na parte teórica, propôs-se a montagem de uma tabela verdade indicando as variáveis de entrada e de saída do circuito lógico OR e a partir desta tabela, para quais níveis lógicos o LED deve acender. A parte prática foi dividida em duas partes: desenvolvimento do projeto no simulador, contendo o código em formato VHDL, sugestão de escolha de pinos, instruções para gravação do programa na placa FPGA e verificação da parte teórica através dos materiais descritos. Foram descritas orientações básicas, como por exemplo, para obtenção de estado lógico baixo em uma das entradas, conecte-a ao terra do circuito e para obtenção de estado lógico alto, desconecte-a do circuito(alta impedância) e por fim, propôs-se que o usuário apresenta-se uma conclusão relacionando o resultado esperado na parte teórica com o resultado encontrado após a verificação prática do experimento. Agradecimentos ao Conselho Nacional de Desenvolvimento Científico e Tecnológico (CNPq) e ao O Programa Institucional de Bolsas de Iniciação Científica (PIBIC) pelo apoio financeiro do projeto e pelas bolsas concedidas aos autores. |
Palavras-chave | FPGA, VHDL, sistemas digitais |
Forma de apresentação..... | Painel |